Class Central is learner-supported. When you buy through links on our site, we may earn an affiliate commission.

Kunming University of Science and Technology

数字电子技术实验

Kunming University of Science and Technology via XuetangX

Overview

昆明理工大学《数字电子技术实验》课程为32学时,内容覆盖小规模组合逻辑电路设计、中规模组合逻辑电路设计、触发器、寄存器、集成计数器、门电路参数特性、555定时器等内容,同时针对常用仿真软件及器件的使用单独进行讲解。

小规模组合逻辑电路设计、门电路参数特性、555定时器等实验基于集成电路和口袋实验室,在面包板上搭接电路实验,同时也详细讲授使用Verilog HDL在FPGA开发板实验的原理;中规模组合逻辑电路设计、触发器、状态机、寄存器、集成计数器等实验基于FPGA开发板,使用原理图模式开展。

设置5个实验项目:门电路逻辑功能验证及参数测定(验证型)、小规模组合逻辑电路设计(设计型)、中规模组合逻辑电路设计(设计型)、触发器和寄存器应用(设计型)、集成计数器应用(设计型)。


Syllabus

  • 1数字电子技术实验导学
    • 2常用器件及软件的使用
      • 2.1Multisim环境设置
      • 2.2Multisim中数字逻辑常用输入器件
      • 2.3Multisim中数字逻辑常用输出器件
      • 2.4FPGA简介
      • 2.5FPGA开发板简介
      • 2.6QUARTUS II开发环境的使用
    • 3基本门电路
      • 3.1基本门电路的逻辑功能
      • 3.2门电路的逻辑功能测试
      • 3.3基本门电路逻辑功能测试—FPGA原理图方式实现
      • 3.4基本门电路逻辑功能测试—FPGA Verilog HDL方式实现
      • 3.5逻辑门之间的转换
    • 4集成电路封装和逻辑电平
      • 4.1集成电路及封装简介
      • 4.2常见逻辑电平
    • 5门电路参数特性
      • 5.1门电路参数特性概述
      • 5.2门电路参数测量
    • 实验一 门电路逻辑功能验证及参数测定
      • 实验要求--门电路逻辑功能验证及参数测定
      • 实验专属参数分配--门电路逻辑功能验证及参数测定
      • 实验报告模版--门电路逻辑功能验证及参数测定
    • 6 SSI小规模组合逻辑电路设计
      • 6.1一位共阴数码管的使用
      • 6.2SSI组合逻辑电路设计
      • 6.3SSI组合逻辑电路实际电路验证-74系列芯片实现
      • 6.4SSI组合逻辑电路实际电路验证—FPGA方式实现
    • 7 MSI中规模组合逻辑电路
      • 7.1编码器
      • 7.2变量译码器
      • 7.3显示译码器
      • 7.4全加器
      • 7.5数据分配器
      • 7.6数据选择器
      • 7.7数据选择器驱动动态数码管
    • 实验二 组合逻辑电路设计(一)
      • 实验要求--组合逻辑电路设计(一)
      • 实验专属参数分配--组合逻辑电路设计(一)
      • 实验报告模版--组合逻辑电路设计(一)
      • 实验二运行效果示例
    • 实验三 组合逻辑电路设计(二)
      • 实验要求--组合逻辑电路设计(二)
      • 实验专属参数分配--组合逻辑电路设计(二)
      • 实验报告模版--组合逻辑电路设计(二)
      • 实验三-运行视频效果
    • 8触发器
      • 8.1触发器
      • 8.2RS锁存器
      • 8.3JK触发器
      • 8.4D触发器
      • 8.5其他触发器
      • 8.6FPGA中脉冲模块的编程实现
      • 8.7时序逻辑电路设计
      • 8.8状态机设计
    • 9寄存器
      • 9.1移位寄存器简介
      • 9.2时序逻辑电路设计-基于集成功能模块
    • 实验四-时序逻辑电路设计(一)
      • 实验要求--时序逻辑电路设计(一)
      • 实验专属参数分配--时序逻辑电路设计(一)
      • 实验报告模版--时序逻辑电路设计(一)
      • 实验中用到的--连续脉冲--单脉冲Verilog HDL代码
      • 实验运行效果
    • 10集成计数器
      • 10.1集成计数器概述
      • 10.2任意进制计数器设计---基于集成异步计数器
      • 10.3任意进制计数器设计---基于集成同步计数器
    • 实验五 时序逻辑电路设计(二)
      • 实验要求 时序逻辑电路设计(二)
      • 实验专属参数分配-- 时序逻辑电路设计(二)
      • 实验报告模版--时序逻辑电路设计(二)
    • 11 555定时器
      • 11.1定时器概述
      • 11.2单稳态触发器
      • 11.3多谐稳态触发器
      • 11.4 555定时器设计与总结
    • 12其他器件软件使用
      • 12.1Proteus环境设置
      • 12.2Proteus中数字逻辑信号的输入
      • 12.3Proteus中常用输出器件
      • 12.4动态数码管的使用
    • 13其他课程学习资料
      • 13.1常用集成电路资料
      • 13.2FPGA开发板资料
      • 13.3口袋实验室上位机软件

    Taught by

    Li Heng, Xue XiaoJun, Dong Ling, Zhang CanBin, and Zhao Lei

    Tags

    Reviews

    Start your review of 数字电子技术实验

    Never Stop Learning.

    Get personalized course recommendations, track subjects and courses with reminders, and more.

    Someone learning on their laptop while sitting on the floor.